Anonim

„Pasinaudosime dideliu tranzistorių skaičiumi, kad pašalintume funkcijas iš pasirinktinės aparatinės įrangos ir į programinę įrangą“, - sakė Johnas Bourgoinas, „MIPS Technologies“ generalinis direktorius.

Perėjimą prie SoC dizaino skatina perėjimas prie 0, 10 µm projektavimo taisyklių. Tai suteikia galimybę šimtus milijonų tranzistorių panaudoti projektuojant, tačiau kartu padidina inžinerines išlaidas ir riziką.

„1995 m. 13 procentų projekto išlaidų buvo dizainas ir kaukės. 2003 m. Ji sudarys iki 62 procentų “, - sakė A. Bourgoin.
Kaukių rinkiniai dabar gali kainuoti 1 mln. USD. „Trečiasis kaukių rinkinys gali būti projekto mirtis“, - sakė jis.

n

Norėdami sumažinti projekto riziką, pranešėjai forume pasisakė už tai, kad būtų kuo mažesnė pritaikytos aparatinės įrangos konstrukcija, kur įmanoma, naudojant patikrintus programuojamus IP blokus.

To galima tikėtis iš įterptųjų procesorių šalininkų konferencijos, tačiau šiai nuomonei yra prasmė. Projektavimo klaidas galima užprogramuoti iš lusto, jei algoritmai yra programinėje įrangoje, o procesorius veikia.

„Dizainą galima derinti iki pat pristatymo“, - sakė A. Bourgoin, o perprogramuoti galima ir po pristatymo, kad būtų laikomasi kliento dizaino užgaidų.
Fiksuotas dizainas yra ypač pažeidžiamas, nes gamyba pereina prie 300 mm plokštelių. „Vienintelis 12 colių bėgimas gali duoti atsargų dvejiems metams“, - pabrėžė Bourgoin.
Nors buvo tam tikrų nesutarimų, kur bus nubrėžta linija, niekas neabejojo, ar reikia IP blokų tam, kad paspartintų tam tikras užduotis. Lusto dizaineriai sutiko, kad ne procesoriaus IP gali palikti daug norimo.